

# INSTITUTO POLITÉCNICO NACIONAL

#### **ESCOM**

Unidad de Aprendizaje

# Arquitectura de Computadoras

Sumador con acarreo en cascada y sumador con acarreo anticipado



| COMPUERTA AND |   |        |  |
|---------------|---|--------|--|
| Α             | В | Salida |  |
| 0             | 0 | 0      |  |
| 0             | 1 | 0      |  |
| 1             | 0 | 0      |  |
| 1             | 1 | 1      |  |



| COMPUERTA OR |   |        |
|--------------|---|--------|
| A B Salida   |   | Salida |
| 0            | 0 | 0      |
| 0            | 1 | 1      |
| 1            | 0 | 1      |
| 1            | 1 | 1      |





### Conceptos

Sumador: Un circuito que realiza la suma de por lo menos dos números binarios.

Acarreo: El bit que se genera cuándo la suma de dos bits (junto con un acarreo anterior, si existe) supera el valor de 1.

Existen cuatro posibles combinaciones en la suma de números binarios:

| A | В | Resultado |
|---|---|-----------|
| 0 | 0 | 0         |
| 0 | 1 | 1         |
| 1 | 0 | 1         |
| 1 | 1 | 1 0       |

Regla 
$$2^n$$
  $2^3$   $2^2$   $2^1$   $2^0$  Valor 8 4 2 1

Número binario

 $1 \quad 0 = 2 \quad \text{número decimal}$ 

### Circuito Sumador (sumador medio-Half Adder - HA)



| A | В | C S   |
|---|---|-------|
| 0 | 0 | 0 0   |
| 0 | 1 | 0 1   |
| 1 | 0 | 0 1   |
| 1 | 1 | 1 0   |
|   |   | Court |

La función lógica de C es:

La función lógica de S es:

$$S = \overline{A}B + A\overline{B} = A \oplus B$$





Suma números de 1 bit de entrada, en cada operación genera una *suma* y un *acarreo* (*No tiene entrada de acarreo*)

Circuito sumador de dos números de 1 bit

#### Forma estándar del Sumador Completo



| Α | В | Cin | Cout | S |
|---|---|-----|------|---|
| 0 | 0 | 0   | 0    | 0 |
| 0 | 0 | 1   | 0    | 1 |
| 0 | 1 | 0   | 0    | 1 |
| 0 | 1 | 1   | 1    | 0 |
| 1 | 0 | 0   | 0    | 1 |
| 1 | 0 | 1   | 1    | 0 |
| 1 | 1 | 0   | 1    | 0 |
| 1 | 1 | 1   | 1    | 1 |

Cout



$$S = A\bar{B}\bar{C}$$
in  $+\bar{A}\bar{B}C$ in  $+ABC$ in  $+\bar{A}B\bar{C}$ in

#### Forma estándar del sumador completo



Un sumador completo tiene tres entradas:

- •A (bit de entrada 1)
- •B (bit de entrada 2)
- •Cin (acarreo de la posición anterior)

#### Genera dos salidas:

- •S (suma)
- Cout (acarreo de salida)



$$S = A\bar{B}\bar{C}$$
in  $+\bar{A}\bar{B}C$ in  $+\bar{A}BC$ in

### Sumador de 2 números de 2 bits cada uno





## Sumador completo de 2 números de 4 bit cada uno



## Sumador completo de 2 números de 4 bits cada uno





- Cada acarreo recorre 3 niveles de compuertas.
- La atenuación y el retardo son crecientes conforme se incrementa el número de sumadores (tarda en ejecutar las operaciones).



- Suma de 2 números binarios que pueden generar **acarreo** (carry) en cada columna, el resultado de esa columna afecta la siguiente.
- El acarreo debe ser propagado a través de todos los bits, esto puede ser lento para operaciones con números grandes.

#### sumador de acarreo anticipado (carry look-ahead adder)



$$P_i = A_i \oplus B_i$$
$$G_i = A_i \cdot B_i$$

$$S_i = P_i \oplus C_i$$
 
$$C_{i+1} = G_i + P_i \cdot C_i$$

El **sumador de acarreo anticipado** es un tipo de circuito sumador que mejora la velocidad de las operaciones aritméticas en comparación con un **sumador en serie** o **sumador de acarreo**. Tiene la capacidad de **calcular** o **anticipar** los valores de acarreo sin esperar a que se propaguen de un bit a otro.

Se utiliza el *método de anticipación* que consiste en calcular de *forma paralela* si se va a generar un acarreo en cada columna.



**Generación de acarreo (G)**: Si hay un acarreo en una posición, este se generará independientemente de si hay un acarreo entrante.

$$G_i = A_i \cdot B_i$$

donde Ai y Bi son los bits de los números que se están sumando en la posición i.

**Propagación de acarreo (P)**: Un acarreo se propagará a la siguiente posición si el bit correspondiente de la suma es 1.

$$P_i = A_i \oplus B_i$$

El sumador de *acarreo anticipado* puede calcular los acarreos para todos los bits de manera paralela, lo que resulta en un tiempo de suma mucho más rápido.



$$P_i = A_i \oplus B_i$$
 
$$G_i = A_i \cdot B_i$$
 
$$S_i = P_i \oplus C_i$$
 
$$C_{i+1} = G_i + P_i \cdot C_i$$

$$C_{1} = G_{0} + P_{0} C_{0}$$

$$C_{2} = G_{1} + P_{1} C_{1} = G_{1} + P_{1} G_{0} + P_{0} P_{1} C_{0}$$

$$C_{3} = G_{2} + P_{2} C_{2} = G_{2} + P_{2} G_{1} + P_{1} P_{2} G_{0} + P_{0} P_{1} P_{2} C_{0}$$

$$C_{4} = G_{3} + G_{2} P_{3} + G_{1} P_{2} P_{3} + G_{0} P_{1} P_{2} P_{3} + C_{0} P_{0} P_{1} P_{2} P_{3}$$

$$\vdots = \vdots$$

$$C_{n+1} = G_{n} + \sum_{k=1}^{n} \left[ G_{k-1} \prod_{i=k}^{n} P_{i} \right] + C_{0} \prod_{i=0}^{n} P_{i}$$

En una suma binaria, cada bit sumado puede generar un acarreo que se transfiere al siguiente bit más significativo.

En un sumador convencional, este acarreo debe propagarse de un bit al siguiente, lo que puede hacer que la operación sea lenta.

El sumador de acarreo anticipado mejora esto al calcular el acarreo en todas las posiciones de bits *simultáneamente*, en lugar de esperar a que se propague de uno en uno. Esto se logra utilizando puertas lógicas que predicen los valores de acarreo basándose en las entradas antes de que la suma se complete.

### Sumador con Acarreo Anticipado

$$C_{1} = G_{0} + P_{0}C_{0}$$

$$C_{2} = G_{1} + P_{1}C_{1} = G_{1} + P_{1}G_{0} + P_{0}P_{1}C_{0}$$

$$C_{3} = G_{2} + P_{2}C_{2} = G_{2} + P_{2}G_{1} + P_{1}P_{2}G_{0} + P_{0}P_{1}P_{2}C_{0}$$

$$C_{4} = G_{3} + G_{2}P_{3} + G_{1}P_{2}P_{3} + G_{0}P_{1}P_{2}P_{3} + C_{0}P_{0}P_{1}P_{2}P_{3}$$

$$\vdots = \vdots$$

$$C_{n+1} = G_{n} + \sum_{k=1}^{n} \left[ G_{k-1} \prod_{i=k}^{n} P_{i} \right] + C_{0} \prod_{i=0}^{n} P_{i}$$

(Carry lookahead adder-CLA)



#### **Ventajas**

**Velocidad**: El tiempo de suma no depende del número de bits de los operandos, debido a que todos los acarreos se calculan de manera paralela. Esto lo hace mucho más rápido que los sumadores en serie (requieren que cada acarreo se propague secuencialmente).

**Eficiencia en circuitos grandes**: Para procesadores o sistemas que realizan operaciones de suma en paralelo (procesamiento de señales o cómputo científico), un sumador de acarreo anticipado mejorará el rendimiento.

#### **Desventajas**

**Complejidad**: Son más complejos en términos de diseño y consumo de área en un circuito (requieren más puertas lógicas como AND, OR, XOR para calcular los acarreos de manera anticipada).

**Consumo de recursos**: Son rápidos pero consumen más energía y espacio en comparación con otros tipos de sumadores más simples como el sumador en serie.

| Característica      | Sumador en cascada (RCA)          | Sumador en paralelo (LCA)           |
|---------------------|-----------------------------------|-------------------------------------|
| Velocidad           | Lenta (propagación del acarreo)   | Rápida (cálculo anticipado)         |
| Complejidad         | Baja (simple)                     | Alta (requiere más puertas lógicas) |
| Consumo de hardware | Menor                             | Mayor                               |
| Uso recomendado     | Circuitos simples y de bajo costo | Aplicaciones de alta velocidad      |